142427562

Продукты

АМ3352БЗЧЗА100

Краткое описание:

– mDDR: тактовая частота 200 МГц (скорость передачи данных 400 МГц)
– DDR2: тактовая частота 266 МГц (скорость передачи данных 532 МГц)
– DDR3: тактовая частота 400 МГц (скорость передачи данных 800 МГц)
– DDR3L: тактовая частота 400 МГц (скорость передачи данных 800 МГц)
– 16-битная шина данных
– 1 ГБ общего адресного пространства


Информация о продукте

Теги продукта

Функции

Sitara™ ARM® Cortex® с частотой до 1 ГГц
-A8 32-разрядный RISC-процессор
– SIMD-сопроцессор NEON™
– 32 КБ инструкций L1 и 32 КБ кэша данных с одиночной ошибкой

Обнаружение

– 256 КБ кэш-памяти L2 с кодом исправления ошибок (ECC)
– 176 КБ встроенного загрузочного ПЗУ
- 64 КБ выделенной оперативной памяти
– Эмуляция и отладка – JTAG
– Контроллер прерываний (до 128 запросов на прерывание)
Встроенная память (общая ОЗУ L3)
– 64 КБ оперативной памяти встроенного контроллера памяти общего назначения (OCMC)
- Доступно для всех мастеров
- Поддерживает удержание для быстрого пробуждения
Интерфейсы внешней памяти (EMIF)
– МДДР (LPDDR), DDR2, DDR3, DDR3L

Контроллер

– mDDR: тактовая частота 200 МГц (скорость передачи данных 400 МГц)
– DDR2: тактовая частота 266 МГц (скорость передачи данных 532 МГц)
– DDR3: тактовая частота 400 МГц (скорость передачи данных 800 МГц)
– DDR3L: тактовая частота 400 МГц (скорость передачи данных 800 МГц)
– 16-битная шина данных
– 1 ГБ общего адресного пространства
– Поддерживает одну конфигурацию устройства памяти x16 или две конфигурации памяти x8
– Контроллер памяти общего назначения (GPMC)
– Гибкий 8-битный и 16-битный асинхронный интерфейс памяти с возможностью выбора до семи микросхем (NAND, NOR, Muxed-NOR, SRAM)
– Использует код BCH для поддержки 4-, 8- или 16-битного ECC
– Использует код Хэмминга для поддержки 1-битного ECC
– Модуль обнаружения ошибок (ELM)
– Используется в сочетании с GPMC для обнаружения адресов ошибок данных из синдромных полиномов, сгенерированных с использованием алгоритма BCH.
– Поддерживает 4-, 8- и 16-битное определение местоположения ошибки блока размером 512 байт на основе алгоритмов BCH.
Программируемая подсистема блока реального времени и подсистема промышленной связи (PRU-ICSS)
– Поддерживает такие протоколы, как EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ и др.
– Два программируемых блока реального времени (PRU)
– 32-битный RISC-процессор загрузки/сохранения, способный работать на частоте 200 МГц
– 8 КБ ОЗУ для инструкций с обнаружением одиночных ошибок (четность)
– 8 КБ ОЗУ данных с обнаружением одиночных ошибок (четность)
– Однотактный 32-битный умножитель с 64-битным аккумулятором
- Усовершенствованный модуль GPIO обеспечивает поддержку ShiftIn/Out и параллельную фиксацию внешнего сигнала
– 12 КБ общей оперативной памяти с обнаружением одиночных ошибок (четность)
– Три банка регистров по 120 байт, доступные каждому PRU
– Контроллер прерываний (INTC) для обработки событий системного ввода
– Локальная шина межсоединений для подключения внутренних и внешних мастеров к ресурсам внутри PRU-ICSS.
– Периферийные устройства внутри PRU-ICSS:
- Один порт UART с контактами управления потоком,
Поддерживает до 12 Мбит/с
– Один модуль расширенного захвата (eCAP)
– Два порта Ethernet MII с поддержкой промышленных
Ethernet, например EtherCAT
– Один порт MDIO
Модуль управления питанием, сбросом и часами (PRCM)
– Управляет входом и выходом из режимов ожидания и глубокого сна
– Отвечает за последовательность сна, последовательность выключения Power Domain, последовательность пробуждения и последовательность включения Power Domain
– Часы
– Встроенный высокочастотный модуль от 15 до 35 МГц
Осциллятор, используемый для генерации эталонного тактового сигнала для различных системных и периферийных часов
- Поддерживает индивидуальное включение и отключение часов
Управление подсистемами и периферийными устройствами для
Способствовать снижению энергопотребления
– Пять ADPLL для генерации системных часов
(Подсистема MPU, интерфейс DDR, USB и периферийные устройства [MMC и SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)


  • Предыдущий:
  • Следующий: